三極體基本電路總結

2021-11-02 08:35:08 字數 1653 閱讀 9627

shuijian 發表於 2006-5-13 12:47:00

shuijian 發表於 2006-5-12 23:36:00

上拉電阻:

1、當ttl電路驅動coms電路時,如果ttl電路輸出的高電平低於coms電路的最低高電平(一

般為3.5v),這時就需要在ttl的輸出端接上拉電阻,以提高輸出高電平的值。

2、oc閘電路必須加上拉電阻,才能使用。

3、為加大輸出引腳的驅動能力,有的微控制器管腳上也常使用上拉電阻。

4、在coms晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降

低輸入阻抗,提供洩荷通路。

5、晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入訊號的雜訊容限增強抗干擾

能力。6、提高匯流排的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反

射波干擾。

上拉電阻阻值的選擇原則包括:

1、從節約功耗及晶元的灌電流能力考慮應當足夠大;電阻大,電流小。

2、從確保足夠的驅動電流考慮應當足夠小;電阻小,電流大。

3、對於高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮

以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理

對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需

要考慮以下幾個因素:

1. 驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強

,但功耗越大,設計是應注意兩者之間的均衡。

2. 下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉電

阻應適當選擇以能夠向下級電路提供足夠的電流。

3. 高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保

能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管

導通電阻分壓值應確保在零電平門檻之下。

4. 頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的

輸入電容會形成rc延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需

求。 下拉電阻的設定的原則和上拉電阻是一樣的。

oc門輸出高電平時是乙個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每埠不大

於100ua,設輸出口驅動電流約500ua,標準工作電壓是5v,輸入口的高低電平門限為0.8v(

低於此值為低電平);2v(高電平門限值)。

選上拉電阻時:

500ua x 8.4k= 4.2即選大於8.4k時輸出端能下拉至0.8v以下,此為最小阻值,再小就拉不

下來了。如果輸出口驅動電流較大,則阻值可減小,保證下拉時能低於0.8v即可。

當輸出高電平時,忽略管子的漏電流,兩輸入口需200ua

200ua x15k=3v即上拉電阻壓降為3v,輸出口可達到2v,此阻值為最大阻值,再大就拉不到

2v了。選10k可用。coms門的可參考74hc系列

設計時管子的漏電流不可忽略,io口實際電流在不同電平下也是不同的,上述僅僅是原理

,一句話概括為:輸出高電平時要餵飽後面的輸入口,輸出低電平不要把輸出口喂撐了(

否則多餘的電流餵給了級聯的輸入口,高於低電平門限值就不可靠了)

.......

詳解經典三極體基本放大電路

下面說說三極體的飽和情況。像上面那樣的圖,因為受到電阻rc的限制 rc是固定值,那麼最大電流為u rc,其中u為電源電壓 集電極電流是不能無限增加下去的。當基極電流的增大,不能使集電極電流繼續增大時,三極體就進入了飽和狀態。一般判斷三極體是否飽和的準則是 ib ic。進入飽和狀態之後,三極體的集電極...

三極體基本知識

半導體三極體也稱為晶體三極體,可以說它是電子電路中最重要的器件。它最主要的功能是電流放大和開關作用。三極體顧名思義具有三個電極。二極體是由乙個pn結構成的,而三極體由兩個pn結構成,共用的乙個電極成為三極體的基極 用字母b表示 其他的兩個電極成為集電極 用字母c表示 和發射極 用字母e表示 由於不同...

三極體基本知識

三極體基本知識.txt小時候覺得父親不簡單,後來覺得自己不簡單,再後來覺得自己孩子不簡單。越是想知道自己是不是忘記的時候,反而記得越清楚。半導體三極體也稱為晶體三極體,可以說它是電子電路中最重要的器件。它最主要的功能是電流放大和開關作用。三極體顧名思義具有三個電極。二極體是由乙個pn結構成的,而三極...